Синхронизатор тактового сигнала с двумя цифровыми контурами ФАПЧ AD9546 от Analog Devices
AD9546 основан на технологии цифровой синхронизации, которая обеспечивает эффективную передачу и распределение тактовых сигналов. Цифровое тактирование позволяет проектировать универсальные и масштабируемые системы передачи тактовых сигналов с хорошо контролируемой подстройкой фазы. Эти характеристики делают AD9546 лучшим выбором для проектирования сетевого оборудования, которое должно соответствовать требованиям синхронизации для граничных тактовых генераторов IEEE® 1588™ согласно рекомендациям ITU-T G.8273.2 Class D. Цифровая синхронизация также актуальна в устройствах, требующих точной передачи частоты и фазы для нескольких конечных точек использования (например, распределение тактовых импульсов синхронизированной системы отсчета (SYSREF) для массива каналов АЦП).

AD9546 поддерживает существующие и новые стандарты Международного союза электросвязи (ITU) для передачи частоты, фазы и времени суток по пакетным сетям поставщика услуг (ITU-T G.8262, ITU-T G.812, ITU-T G. 813, ITU-T G.823, ITU-T G.824, ITU-T G.825 и ITU-T G.8273.2).
10 тактовых выходов AD9546 синхронизируются с любым из восьми возможных источников входного опорного сигнала. Цифровые контуры фазовой автоподстройки частоты (DPLL) уменьшают джиттер синхронизации, связанный с внешними опорными сигналами, а аналоговые контуры фазовой автоподстройки частоты (APLL) обеспечивают преобразование частоты с низким уровнем джиттера на выходе. Контур с цифровым управлением и схема удержания непрерывно генерируют выходной сигнал с низким уровнем дрожания, даже когда все опорные входы выходят из строя.

Микросхема AD9546 выпускается в 48-выводном корпусе LFCSP (7 мм x 7 мм) и работает в диапазоне температур от -40 ° C до + 85 ° C.

Особенности:

  • Подсистема передачи цифровых тактовых сигналов
  • 9 независимых блоков UTS (выходные порты с метками времени)
  • 2 независимых блока IUTS (входные порты с метками времени)
  • Два контура DPLL синхронизируют тактовую частоту физического уровня от 1 Гц до 750 МГц, обеспечивая преобразование частоты с очисткой джиттера от зашумленных входных источников опорного сигнала
  • Соответствие рекомендациям ITU-T G.8262 и Telcordia GR-253
  • Поддержка Telcordia GR-1244, ITU-T G.812, ITU-T G.813, ITU-T G.823, ITU-T G.824, ITU-T G.825 и ITU-T G.8273.2
  • Непрерывный мониторинг частоты и проверка эталонных значений для девиации частоты до значения 50 ppb (5×10−8)
  • Оба контура DPLL имеют 24-битный дробный делитель с 24-битным программируемым модулем.
  • Программируемая полоса пропускания цифрового фильтра в цепи обратной связи: от 0,0001 Гц до 1850 Гц
  • 2 независимых программируемых вспомогательных генератора с цифровым управлением (NCO) (от 1 Гц до 65 535 Гц, разрешение <1,37 пГц), подходят для следящей обратной связи протокола IEEE 1588 версии 2 в устройствах PTP
  • Автоматическое и ручное удержание и переключение опорного сигнала, обеспечивающее нулевую задержку, бесперебойную работу или операцию нарастания фазы
  • Программируемое приоритетное переключение источника опорного сигнала с поддержкой ручного, автоматического реверсивного и автоматического нереверсивного режимов
  • 5 пар выводов тактовых выходов, при этом каждая пара может использоваться как дифференциальный LVDS / HCSL / CML или как 2 несимметричных выхода (от 1 Гц до 500 МГц)
  • 2 дифференциальных или 8 несимметричных входов от источников опорного сигнала
  • Матричный переключатель связывает входы от источников входного сигнала с ФАПЧ
  • Обеспечивает внутреннюю способность сочетать низкий фазовый шум кварцевого резонатора или генератора со стабильностью частоты и точностью, как у TCXO или OCXO.
  • Поддержка внешней EEPROM для автономной инициализации
  • Работа от одного источника питания 1,8 В с внутренним регулированием

Области применения:

  • Высокоточная синхронизация оборудования 5G
  • Глобальная система позиционирования (GPS), протокол точного времени (PTP) (IEEE 1588) и синхронный Ethernet (SyncE)
  • Оптические транспортные сети (OTN), синхронная цифровая иерархия (SDH), макро- и малые базовые станции
  • Поддержка JESD204B для синхронизации АЦП и ЦАП
  • Ethernet операторского класса
Для получения образцов кратко заполните описание устройства, которое проектируется. Наши специалисты свяжутся с Вами в ближайшее время.
Для уточнения цен и сроков поставки укажите количества и краткое описание устройства, в котором планируете использовать AD9546
Команда инженеров нашей компании и инженеры производителя готовы ответить на технические вопросы, предоставить комплект документации, помочь в разработке и прототипировании устройств.